你的位置:首頁 > 電路保護 > 正文

放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?

發(fā)布時間:2020-08-23 責任編輯:lina

【導讀】在技術支持過程中,常常遇到工程師質疑放大器的增益帶寬積參數(shù)“摻水”啦!?。≡O計中明明預留很大余量,但是電路的輸出波形依然出現(xiàn)失真的情況。其實,在交流信號調(diào)理電路的帶寬評估中,應該區(qū)分對待輸入信號是小信號,還是大信號。
 
在技術支持過程中,常常遇到工程師質疑放大器的增益帶寬積參數(shù)“摻水”啦?。?!設計中明明預留很大余量,但是電路的輸出波形依然出現(xiàn)失真的情況。其實,在交流信號調(diào)理電路的帶寬評估中,應該區(qū)分對待輸入信號是小信號,還是大信號。如果輸入信號是小信號使用增益帶寬積參數(shù)是合理的,而當輸入信號為大信號時,還使用增益帶寬積參數(shù)進行評將會導致設計缺陷。本篇將通過一個實例分析,壓擺率與大信號帶寬(滿功率帶寬)的關系,以及一種快捷仿真滿功率帶寬的方式。
 
01、壓擺率定義
壓擺率(Slew Rate,SR)定義為由輸入大信號階躍變化引起的輸出電壓變化率,常用單位是 V/μs。如圖 2.125,在緩沖器電路的輸入端提供一個由最低輸入信號到最高輸入信號的階躍變化 Vin,放大器受到壓擺率參數(shù)的影響,輸出信號 Vo 對于大信號的響應以最快的變化速率(dV/dt)上升,直到輸出信號達到與輸入信號等幅值。
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2.125 壓擺率參數(shù)工作示意圖
 
應當注意放大器上升、下降過程中的壓擺率可能不同,以及壓擺率參數(shù)的測試條件。如圖 2.126,在±5V 電源供電,增益為 1 倍的電路中,ADA4807 輸出 5V 階躍信號。在信號的上升沿,從峰值的 20%提高到 80%時,壓擺率(SR+)為 225V/μs。在信號的下降沿,從峰值的 80%下降到 20%時,壓擺率(SR-)為 250V/μs。
 
 放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2.126 ADA4807 動態(tài)性能參數(shù)
   
在數(shù)據(jù)手冊中,沒有明確提供壓擺率參數(shù)的放大器,可以使用大信號瞬態(tài)響應圖。如圖 2.127,估讀Δt、ΔV,按照壓擺率定義估算壓擺率的范圍。
 
 放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2.127 ADA4807 大信號瞬態(tài)響應
 
02、壓擺率與滿功率帶寬的關系
 
雖然在數(shù)據(jù)手冊中可以獲得壓擺率參數(shù),但是在工程師設計中最終需要的是大信號帶寬,即滿功率帶寬(Full Power Bandwidth,F(xiàn)PBW)。它是指放大器在指定閉環(huán)增益與指定負載的條件下,輸入正弦波時,輸出為指定最大幅度,在此狀態(tài)下增大輸入信號的頻率直到輸出信號因為壓擺率限制導致失真的頻率點。
   
滿功率帶寬的計算過程如下:
   
輸入信號是峰峰值為 Vpp,頻率為 f 的正弦波,通過單位增益電路的輸出電壓為式 2-75。     
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
 
輸出電壓對時間求導,得到式 2-76。
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
 
當 dv/dt 達到最大時,函數(shù)式為 2-77。
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
 
式中 MAX 表示在函數(shù) cos 等于 1 的時候取得最大值。即在 Sin 信號 t =0 時的壓擺率值。此時,對應的信號頻率就是滿功率帶寬,式 2-77 變換為式 2-78。
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
 
由式 2-78,調(diào)整為滿功率帶寬的函數(shù)式,如式 2-79。
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
 
可見,滿功率帶寬由壓擺率和信號峰峰值決定。當壓擺率為常數(shù)時,信號峰峰值越大,滿功率帶寬越小。如圖 2.126,ADA4807 的上升壓擺率為 225V/μs,當輸入信號峰峰值為 2V 時,其滿功率帶寬為 17.9MHz。當信號峰峰值為 4V 時,其滿功率帶寬僅為 8.95MHz。所以在大信號作輸入激勵的 ADA4807 應用電路中,仍然使用增益帶寬積(-3dB 帶寬為 180MHz)進行設計,必然會導致電路輸出信號失真。
 
03、壓擺率與滿功率帶寬實例分析
 
去年 4 月中旬,筆者接觸到一位剛剛成立工作室的工程師,在首款產(chǎn)品研發(fā)中,將 AD8065 設計為電路第二級的緩沖器,調(diào)試中發(fā)現(xiàn)輸出信號產(chǎn)生失真。
 
電路如圖 2.136,輸入信號是幅值為±0.1~±1V ,頻率為 10~30MHz 的正弦波,工程師反饋在輸入信號為±1V,信號頻率超過 20MHz 時,AD8065 的輸出信號會產(chǎn)生失真。如圖 1,工程師對比過 AD8065 的 -3dB 信號帶寬為 145MHz 沒有發(fā)現(xiàn)異議。
 
 放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 1 AD8065 動態(tài)性能參數(shù)
   
筆者向工程師解釋問題在于±0.1~±1V 的信號屬于大信號范圍,應該使用壓擺率計算全功率帶寬的方法進行評估。AD8605 在±5V 供電,輸入信號峰峰值為 2V,滿功率帶寬為:    
 
  放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
 
該問題如果工程師在方案選型階段使用 LTspice 進行仿真完全可以暴露設計漏洞,規(guī)避壓擺率限制問題,高效優(yōu)質地完成硬件設計工作。如圖 2.136,將信號源 V3 設置為正弦波,峰峰值為 2V,頻率設置可變參量 f,變化范圍是 10~30MHz,以 4MHz 為步長。
 
 放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2.136 AD8605 緩沖電路
   
AD8065 的輸出信號對比輸入信號的仿真結果,如圖 2.137。當輸入信號頻率為 10MHz、14MHz 時,輸出完全跟隨輸入;當信號頻率為 18MHz 時,其輸出稍有失真;當信號頻率為 22MHz 時,其輸出明顯失真;當信號頻率為 26MHz、30MHz 時,其輸出受壓擺率限制完全失真成為三角波,斜率為壓擺率。
 
 放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2.137 AD8065 緩沖電路的滿功率帶寬仿真結果
 
將電路中 AD8065 替換為筆者推薦的 ADA4817,再次進行仿真。如圖 2,數(shù)據(jù)手冊中,提供了 ADA4817 在±5V 供電,4V 階躍的條件下,壓擺率典型值為 870V/μs,以及輸入信號為 3.3V,電路增益為 2 倍時滿功率帶寬典型值為 60MHz。
 
 放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2 ADA4817 動態(tài)性能參數(shù)
 
結果如圖 2.138,輸入正弦信號峰值為±1V,在頻率為 10~30MHz 范圍內(nèi),輸出信號 V(out)完全跟隨與輸入信號 V(in)變化而變化,沒有再發(fā)生失真現(xiàn)象。
 
放大器電路的大信號帶寬遇瓶頸:如何解決壓擺率問題?
圖 2.138 ADA4817 緩沖電路的滿功率帶寬仿真結果
 
免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱聯(lián)系小編進行侵刪。
 
 
推薦閱讀:
2020中國(南京)國際智慧節(jié)能博覽會!智能融合,綠色發(fā)展
ADC誤差是如何產(chǎn)生的?
賦能智造•智強未來,中國制造數(shù)字化服務云端峰會成功舉行
如何識別和防止7nm工藝失效
差分信號及差分放大電路有什么作用?
要采購緩沖器么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉