你的位置:首頁 > 電路保護(hù) > 正文

技術(shù)圖解:MOS管與簡(jiǎn)單CMOS邏輯門電路工作原理

發(fā)布時(shí)間:2015-09-30 責(zé)任編輯:susan

【導(dǎo)讀】mos管是金屬—氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管,或者稱是金屬—絕緣體半導(dǎo)體。而CMOS邏輯門電路是在TTL電路問世之后 ,所開發(fā)出的第二種廣泛應(yīng)用的數(shù)字集成器件,從發(fā)展趨勢(shì)來看,由于制造工藝的改進(jìn),CMOS電路的性能有可能超越TTL而成為占主導(dǎo)地位的邏輯器件。本文就來圖解兩者的工作原理。

現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。
 
1、MOS管 MOS管又分為兩種類型:N型和P型。如下圖所示:
 
 
以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。
 
對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。
 
在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。
 
2、CMOS邏輯電平
 
高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。
 
高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)
 
低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。
 
+1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。
 
近年來,隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢(shì)。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。
 
3、非門
 
 
非門(反向器)是最簡(jiǎn)單的門電路,由一對(duì)CMOS管組成。其工作原理如下:
 
A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。
 
4、與非門
 
 
與非門工作原理:
 
①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。
 
②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。
 
③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。
 
④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。
 
5、或非門
 
 
或非門工作原理:
 
①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。
 
②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。
 
③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。
 
④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。
 
注:
 
將上述“與非”門、“或非”門邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門實(shí)際上比“與非”門復(fù)雜,延遲時(shí)間也長(zhǎng)些,這一點(diǎn)在電路設(shè)計(jì)中要注意。
 
6、三態(tài)門
 
 
三態(tài)門的工作原理:
 
當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過3、4管到達(dá)輸出端B。
 
當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。
 
這個(gè)器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動(dòng)能力的三態(tài)門也稱作“緩沖器”,邏輯符號(hào)是一樣的。
 
注:
 
從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門就變成了“或非”門。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。
 
上述圖中畫的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門的邏輯符號(hào)也可以畫成下圖。
 
 
7、組合邏輯電路
 
“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關(guān)等。
 
組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。



小編推薦閱讀:
我愛快包——電子工程師的外快錢包
要采購(gòu)反向器么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉