你的位置:首頁(yè) > 電源管理 > 正文

電源時(shí)序規(guī)格: 電源導(dǎo)通時(shí)的時(shí)序工作

發(fā)布時(shí)間:2021-12-03 來(lái)源:RHOM 責(zé)任編輯:wenwei

【導(dǎo)讀】上一篇文章中介紹了使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制電路的“電源時(shí)序規(guī)格①”的控制電路。本文先介紹使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制電路中,電源導(dǎo)通時(shí)的時(shí)序工作。


電源時(shí)序規(guī)格①:電源導(dǎo)通時(shí)的時(shí)序工作


正如在之前的文章中介紹過(guò)的,規(guī)格①的時(shí)序是依次進(jìn)行1.2V、3.3V、1.5V三個(gè)系統(tǒng)的輸出。下面將按順序?qū)υ摃r(shí)序工作進(jìn)行說(shuō)明。在介紹中,將施加1.2V的工作表述為“第一階段”,將施加3.3V的工作表述為“第二階段”,將施加1.5V的工作表述為“第三階段”,將三個(gè)系統(tǒng)均導(dǎo)通的狀態(tài)表述為“電源工作時(shí)”。在各階段的圖中,與說(shuō)明相對(duì)應(yīng)的部分用紅色來(lái)表示。


v在初始狀態(tài)下,Enable引腳為“L”電平,三個(gè)DCDC輸出均為零。


第一階段電源導(dǎo)通時(shí)的工作


1) 將Enable引腳設(shè)置為“H”電平以啟動(dòng)電源。


2) 由于DCDC 1的EN引腳通過(guò)二極管D1變?yōu)椤癏”,因此DCDC 1啟動(dòng)。


3) 當(dāng)DCDC 1的輸出電壓從0V上升到1.2V時(shí),Power Good 1的輸出由“L”電平變?yōu)椤癏”電平,下一級(jí)的DCDC 2的EN引腳變?yōu)椤癏”電平。


4) Power Good 3和Power Good 4的IN引腳被二極管D2和D4賦予“H”電平,因此PGOOD引腳(輸出)保持高阻抗。


1638358290459010.png


第二階段電源導(dǎo)通時(shí)的工作


1) DCDC 2的EN引腳變?yōu)椤癏”電平,因此DCDC 2啟動(dòng)。


2) 當(dāng)DCDC 2的輸出電壓從0V上升到3.3V時(shí),Power Good 2的輸出由“L”變?yōu)椤癏”,下一級(jí)DCDC 3的EN引腳變?yōu)椤癏”。


第三階段電源導(dǎo)通時(shí)的工作


1) DCDC 3的EN引腳變?yōu)椤癏”電平,因此DCDC 3啟動(dòng)。


2) DCDC 3的輸出電壓從0V上升到1.5V,至此,三個(gè)系統(tǒng)的電源均處于工作狀態(tài)(電源工作時(shí)的主要節(jié)點(diǎn)狀態(tài)見(jiàn)單獨(dú)給出的圖示)。


1638358274918478.png


在下一篇文章中,將會(huì)介紹關(guān)斷時(shí)的時(shí)序工作。


關(guān)鍵要點(diǎn)


?在時(shí)序①中,實(shí)現(xiàn)了將3個(gè)系統(tǒng)的電源按順序?qū)?、并按相反順序關(guān)斷的時(shí)序。

?為了理解時(shí)序工作,本文分別列出了三個(gè)系統(tǒng)的電源導(dǎo)通時(shí)的工作圖示。



免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問(wèn)題,請(qǐng)聯(lián)系小編進(jìn)行處理。


推薦閱讀:


電池充電器的反向電壓保護(hù)

在3D打印機(jī)中推動(dòng)步進(jìn)電機(jī)的極限控制

RF轉(zhuǎn)換器:一種支持寬帶無(wú)線電的技術(shù)

元器件越小越好嗎?

GDDR6給FPGA帶來(lái)的大帶寬存儲(chǔ)優(yōu)勢(shì)以及性能測(cè)試

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉