你的位置:首頁 > 測試測量 > 正文

功耗成本降至28nm的一半 首款Intel工藝22nm FPGA誕生

發(fā)布時間:2012-04-25 來源:電子元件技術網 責任編輯:sandyxu

Achronix的高端視點:
  • Speedster22i 功耗和成本僅為28nm高端FPGA的一半
  • Speedster22i 集成業(yè)界最好的、經芯片驗證過的硬核IP
Achronix的發(fā)展趨勢:
  • Speedster22i 有針對不同目標應用的兩個產品系列
  • 提供強勁的第三代ACE設計工具
  • 加強中國市場服務,提供全面的FAE支持

當Xilinx與Altera正在28nm節(jié)點相戰(zhàn)甚酣的時候,Achronix從半路殺出,宣布其首款22nm技術工藝 FPGA問世。在得到Intel最先進的22nm工藝生產線的首次開放代工之后, Achronix的Speedster22i 帶來了震撼性的驚喜:新22nmFPGA器件的功耗和成本只有28nm高端FPGA的一半。

日前, Achronix 半導體公司來華召開新聞發(fā)布會,公布了Speedster22i HD和HP產品系列的細節(jié)。其總裁兼首席執(zhí)行官Robert Blake和中國區(qū)銷售總監(jiān)羅煒亮(Eric Law)向電子元件技術網記者詳細介紹了產品的相關情況。

“Speedster22i FPGA產品是業(yè)內唯一針對應用的高端FPGA,功耗和成本均僅為28nm高端的FPGA的一半,且簡單易用,可顯著提高設計效率。” Robert Blake表示:“這些優(yōu)勢得益于Achronix不尋常的策略:采用Intel領先的22nm FinFET工藝技術;針對特定市場通訊和測試方面的應用;并使用業(yè)界最好的硬核IP及輔助設計軟件。”

                     Robert Blake和Eric Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA
                    Robert Blake和Eric Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA

功耗和成本僅為28nm高端FPGA的一半

“這種將英特爾22nm工藝的領先性,與我們在內核結構及面向目標應用的嵌入式硬IP這兩個方面的創(chuàng)新相結合,意味著我們的客戶將擁有一種高端的FPGA解決方案,其功耗和成本都為具有競爭性FPGA產品的一半。”Robert Blake介紹說。

對于目標應用,嵌入式硬核IP消耗的功率比在通用FPGA的可編程結構中執(zhí)行相同功能要少90%。此外,由英特爾的22nm FinFET工藝所提供的創(chuàng)新可少耗達50%的功率,同時比構建在28nm平面工藝上的晶體管快接近40%。對于HD系列器件,這些因素結合在一起帶來了比主流FPGA低出最高可達50%的總功率消耗。
               Robert Blake和Eric
Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA
                           Speedster22i FPGA產品僅消耗28nm高端的FPGA一半的功率

集成業(yè)界最好的、經芯片驗證過的硬核IP

“我們差異化戰(zhàn)略的一部分是集成同類中最佳的、經芯片驗證過的IP。” Achronix創(chuàng)始人兼董事長John Lofton Holt表示:“例如,除了英特爾22nm工藝所提供的巨大的功耗和性能優(yōu)勢之外,我們的Speedster22i器件還充分發(fā)揮了一整套業(yè)界領先的I/O接口技術、核心技術的和由英特爾開發(fā)的封裝IP。這幫助我們獲得以前無法達到的性能和信號完整性新高度,并同時減少我們的開發(fā)時間和開發(fā)成本。”

                  Speedster22i器件中集成了同類中最佳的、經芯片驗證過的硬核IP
                           Speedster22i器件中集成了同類中最佳的、經芯片驗證過的硬核IP

Speedster22i器件是首批包括內置端到端、硬核IP接口協(xié)議功能的FPGA,其硬核IP包括完整的I/O協(xié)議棧,可用于 10/40/100G、Interlaken、PCI Express gen1/2/3和用于2.133Gbps DDR3的內存控制器。在其他的FPGA中,這些功能都由可編程陣列來實現,使時序收斂具有挑戰(zhàn)性并要求占用可編程陣列中高達50萬個的等效查找表(LUT)。這給傳統(tǒng)的FPGA設計增加了大量的成本和功耗,而在Speedster FPGA產品中它們都是基本的連接。此外,嵌入式硬核IP消除了采購、集成和測試這些功能相應的軟核IP成本。

下頁內容:不同目標應用的產品系列、強勁的第三代ACE設計工具、中國市場的FAE支持[page]

提供針對不同目標應用的兩個產品系列

針對不同目標應用,Speedster22i推出兩個不同的產品系列——共享相同I/O功能和硬核IP的產品系列HD和HP。兩個系列都充分發(fā)揮了Achronix的CAD Environment (ACE) 開發(fā)平臺,它為開發(fā)工程師提供了一種方便和熟悉的工具環(huán)境。
               Speedster22i
FPGA產品僅消耗28nm高端的FPGA一半的功率                
                         Speedster22i HD和HP兩個共享相同I/O功能和硬核IP的產品系列

HD系列:HD系列FPGA是一系列基于同步的FPGA產品,它們將密度最高的FPGA與最低的功耗結合在一起。在HD系列中有四個成員,其中最大的器件擁有170萬個有效的查找表和144Mb嵌入式RAM。此外,還帶有最多可達16個28Gbps的高速收發(fā)器(SerDes)、64個12.75Gbps的SerDes和960個通用2.133Gbps的I/O,HD系列提供了業(yè)界最高的I/O帶寬,這是高端交換機和橋接應用的關鍵。

HP系列:HP系列FPGA產品利用了Achronix擁有專利的picoPIPE ™自定時鐘體系結構,且可運行在高達1.5 GHz的主頻上,比基于同步的FPGA快3到4倍。Speedster22i HP FPGA產品專為前饋數據流和DSP應用獲得最大性能而設計。HP系列有兩款產品,其中最大的器件擁有25萬個查找表和64 Mb的嵌入式RAM 。

提供強勁的第三代ACE設計工具

EDA軟件的成熟度是FPGA能否成功應用的重要因素,對于這一點,Achronix顯得信心十足。“我們功能強大且可靠的ACE設計工具現已進入第四代,使時序收斂更加輕松。我們強大的設計工具、內核性能優(yōu)勢和嵌入式硬核IP組合在一起,在絕大多數情況下使時序收斂猶如按下按鈕般容易。” Achronix市場營銷副總裁Steve Mensor說。

HD和HP兩個系列都由Achronix成熟的和易于使用的ACE設計軟件4.2版本提供支持,該軟件現已可供貨。ACE是唯一構建在業(yè)界標準的Eclipse平臺開源平臺上的FPGA設計工具,使ACE對曾經使用過構建于Eclipse平臺的其他任何設計工具的工程師都簡單易學。

加強中國市場服務,提供全面的FAE支持

Robert Blake表示,Achronix對中國市場非常重視,這也是為什么選擇在中國發(fā)布Speedster22i新產品,以及邀請Eric Law擔任中國區(qū)銷售總監(jiān)的原因。Eric Law曾經在Altera公司工作了 13 年,并幫助該公司在亞洲業(yè)務的增長了數倍。“中國的通訊、網絡和數字處理市場,與我們產品的高端定位非常符合。在價格和性能上的優(yōu)勢,有利于我們進入中國。” Robert Blake說,“相信中國會成為我們最大的一部分市場”。

為確保Speedster22i順利達產并確保對其早期客戶的全面支持,Achronix推出了一個早期合作者計劃,以幫助客戶很容易地從傳統(tǒng)的FPGA轉移到Speedster 22i。早期合作者計劃包括評估板、 現場培訓和技術支持?,F在Achronix已經在中國設立了辦事處——深圳市亞克尼斯半導體技術有限公司,在中國方面會有專門的FAE支持。 Eric Law表示,Achronix會擴大在中國的FAE隊伍,確保給中國客戶最好的服務。

HD1000 的工程樣片將在2012年第三季度開始發(fā)貨。HD1000是業(yè)內最大的FPGA,帶有超過100萬個有效LUT和84Mb的嵌入式RAM。其余的HD和HP器件將在未來12個月內推出。
要采購工具么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉