你的位置:首頁(yè) > EMC安規(guī) > 正文

探討正電壓浪涌的對(duì)策和其效果

發(fā)布時(shí)間:2022-02-11 來(lái)源:RHOM 責(zé)任編輯:wenwei

【導(dǎo)讀】在上一篇文章中,給出了一個(gè)針對(duì)柵極-源極電壓中產(chǎn)生的浪涌的抑制電路示例。本文將會(huì)通過(guò)示例來(lái)探討正電壓浪涌的對(duì)策和其效果。


本文的關(guān)鍵要點(diǎn)


?通過(guò)采取措施防止柵極-源極間電壓的正電壓浪涌,來(lái)防止LS導(dǎo)通時(shí)的HS誤導(dǎo)通。

?具體方法取決于各電路中所示附加上的對(duì)策電路。

?如果柵極驅(qū)動(dòng)IC沒(méi)有驅(qū)動(dòng)米勒鉗位用MOSFET的控制功能,則很難通過(guò)米勒鉗位進(jìn)行抑制。

?作為米勒鉗位的替代方案,可以通過(guò)增加誤導(dǎo)通抑制電容器來(lái)處理。


在上一篇文章中,給出了一個(gè)針對(duì)柵極-源極電壓中產(chǎn)生的浪涌的抑制電路示例。本文將會(huì)通過(guò)示例來(lái)探討正電壓浪涌的對(duì)策和其效果。


關(guān)于SiC功率元器件中柵極-源極間電壓產(chǎn)生的浪涌,在之前發(fā)布的Tech Web基礎(chǔ)知識(shí) SiC功率元器件 應(yīng)用篇的“SiC MOSFET:橋式結(jié)構(gòu)中柵極-源極間電壓的動(dòng)作”中已進(jìn)行了詳細(xì)說(shuō)明。


正電壓浪涌對(duì)策


右圖顯示了同步升壓電路中LS導(dǎo)通時(shí)柵極-源極電壓的行為,該圖在之前的文章中也使用過(guò)。要想抑制事件(II),即HS(非開(kāi)關(guān)側(cè))的VGS的正浪涌,正如在上一篇文章的表格中所總結(jié)的,采用浪涌抑制電路的米勒鉗位用MOSFET Q2、或誤導(dǎo)通抑制電容器C1是很有效的方法(參見(jiàn)下面的驗(yàn)證電路)。


1.png


為了驗(yàn)證抑制電路的效果,將抑制電路單獨(dú)安裝在SiC MOSFET(SCT3040KR)的驅(qū)動(dòng)電路上并觀察了其波形。下面是所用SiC MOSFET的外觀和主要規(guī)格,僅供參考。


1644394978208532.png


以下電路為用來(lái)驗(yàn)證的抑制電路,共四種:(a)無(wú)抑制電路,(b)僅有米勒鉗位用的MOSFET(Q2),(c)僅有鉗位用的肖特基勢(shì)壘二極管D2、D3、C2,(d)僅有誤導(dǎo)通抑制電容器C1。通過(guò)“雙脈沖測(cè)試”確認(rèn)了GS的浪涌電壓。


1644394965987761.png


下面是使用了各驗(yàn)證電路的雙脈沖測(cè)試的波形。這是導(dǎo)通時(shí)的波形,從上到下依次顯示了開(kāi)關(guān)側(cè)柵極-源極電壓(VGS_HS)、非開(kāi)關(guān)側(cè)柵極-源極電壓(VGS_LS)、漏極-源極電壓(VDS)、和漏極電流(ID)。同時(shí),給出了前述的抑制電路(a)、(b)、(c)的波形,并將上一篇文章中的正電壓抑制電路(b)的波形作為“(e)”一并列出。(e)的電路是配備了前述(b)~(d)所有抑制電路的電路。


1644394951594580.png


從上面的波形圖中可以明顯看出,在沒(méi)有對(duì)策電路的(a)和只有鉗位SBD的(c)中,可以看到結(jié)果是未能抑制正浪涌電壓,VGS_LS波形隆起,并顯著超過(guò)了柵極導(dǎo)通閾值,ID也比其他電路大。也就是說(shuō),非開(kāi)關(guān)側(cè)的MOSFET(在本例中為L(zhǎng)S)發(fā)生了誤導(dǎo)通。


要想防止這種誤動(dòng)作,配備有米勒鉗位電路的對(duì)策電路 (b) 是必不可少的措施。而實(shí)際安裝米勒鉗位電路時(shí),需要能夠驅(qū)動(dòng)米勒鉗位用MOSFET的控制信號(hào)。該信號(hào)需要在監(jiān)控VGS電壓的同時(shí)控制驅(qū)動(dòng)時(shí)序,一般情況下,很多驅(qū)動(dòng)IC都具有該功能,但如果使用不具有該控制功能的驅(qū)動(dòng)IC,則很難實(shí)現(xiàn)這種對(duì)策電路。


在這種情況下,如驗(yàn)證電路(d)所示,可以在MOSFET的柵極-源極間連接誤導(dǎo)通抑制電容器C1,作為浪涌對(duì)策電路。連接了誤導(dǎo)通抑制電容器C1時(shí)的導(dǎo)通波形如下圖所示。波形(a)是沒(méi)有C1的波形,波形(b)、(c)和(d)是有C1、C1分別為2.2nF、3.3nF和4.7nF時(shí)的波形。從圖中可以看出,與沒(méi)有C1的(a)相比,在具有C1的(b)、(c)和(d)中,VGS_LS的波形隆起更小,ID的導(dǎo)通浪涌也更小。


5.png


但是,從ID的波形中也可以看出,當(dāng)連接了誤導(dǎo)通抑制電容器C1時(shí),導(dǎo)通動(dòng)作會(huì)根據(jù)其電容量而減慢,從而會(huì)導(dǎo)致開(kāi)關(guān)損耗增加。因此,C1的容值應(yīng)該選用所需要盡量小的值。在此次的評(píng)估中,波形(b)所示的2.2nF可以說(shuō)是正合適的。



免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問(wèn)題,請(qǐng)聯(lián)系小編進(jìn)行處理。


推薦閱讀:


派恩杰SiC驅(qū)動(dòng)設(shè)計(jì)新探索:如何避免誤開(kāi)通?

理想開(kāi)關(guān)自身會(huì)帶來(lái)挑戰(zhàn)

如何快速了解預(yù)采購(gòu)的電源器件性能?

小巧而優(yōu)雅的電路設(shè)計(jì)

將ICT和FCT優(yōu)勢(shì)結(jié)合在單個(gè)測(cè)試適配器中

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉