你的位置:首頁 > 互連技術(shù) > 正文

分析電阻在高速電路中的應(yīng)用

發(fā)布時間:2018-12-24 責(zé)任編輯:lina

【導(dǎo)讀】在一塊PCBA中,我們所看到的器件最多的一定是電阻。如果說芯片是電路的大腦,那么電阻便是連接各肢體的神經(jīng)元。在高速電路設(shè)計中電阻的應(yīng)用主要有4點。


在一塊PCBA中,我們所看到的器件最多的一定是電阻。如果說芯片是電路的大腦,那么電阻便是連接各肢體的神經(jīng)元。在高速電路設(shè)計中電阻的應(yīng)用主要有4點。

 

1、限流作用

 

在高速電路中同時存在很多TTL芯片、MOSFET芯片、IGBT芯片、那么芯片之間驅(qū)動兼容便尤為重要。當(dāng)MOSFET電平驅(qū)動TTL芯片時,便需要加限流電阻。而相反則需要增加電源以增加驅(qū)動電流(設(shè)計到電平轉(zhuǎn)換電路)。

 

各種不同IC之間的接口驅(qū)動要求。

2、電阻精度

 

2.1、在高速電路中我們所需要的的采樣電路、分壓電路、反饋電路等由電阻組成時,我們需選用1%精度的電阻。

 

2.2、由于芯片的AD口都會存在上拉或者下拉電阻,此時情更需注意電阻值的選擇,使得測得的芯片AD口測得的電壓誤差?。ㄉ婕暗組CU的AD口電阻匹配問題)

 

3、阻抗匹配

 

很多高速信號線上,如特性阻抗為75歐姆的CVBS信號線、特性阻抗為100歐姆的LVDS數(shù)據(jù)信號線、特性阻抗為90歐姆的USB高速數(shù)據(jù)線上,在信號傳輸?shù)倪^程中,路徑的每一步都有相應(yīng)的瞬態(tài)阻抗,如果沿著互聯(lián)線傳輸?shù)碾娦盘柛械降乃矐B(tài)阻抗發(fā)生變化,那么一部分將繼續(xù)走下去,而另外一部分將反射后源端。

 

由于各個信號線上所需要的特性阻抗不一致,且信號源的阻抗不匹配。當(dāng)源內(nèi)阻小于傳輸線內(nèi)阻時將出現(xiàn)振鈴,也就是過沖,過載傳輸線。過大的過沖往往會損壞器件。而如果源內(nèi)阻大于傳輸線阻抗時,便會出現(xiàn)欠沖,這會引起電路邏輯處于不確定狀態(tài),可能導(dǎo)致誤判或信號丟失。

 

分析電阻在高速電路中的應(yīng)用

信號線的過沖與欠沖現(xiàn)象

此時便需要串聯(lián)電阻、并聯(lián)電阻、上拉電阻、下拉電阻等手段改善阻抗匹配情況。減少高速信號線上的由于阻抗匹配失配的情況下造成的信號反射等情況。

 

端接電阻不僅可以限流還可以改善信號線阻抗匹配。

 

4、濾除高頻噪聲

 

當(dāng)高速信號線之間串聯(lián)電阻后,電阻便和信號線間的分布電容及負(fù)載的輸入電容組成RC電路,降低信號邊沿的陡峭程度。此舉可以消除信號線的高頻噪聲,改善EMC。

 

例如,USB驅(qū)動器和USB線的阻抗匹配必須在USB D+和D-上串聯(lián)電阻,串聯(lián)電阻的要求為Rs+R串=USB線特性阻抗;

 

以下分別為串聯(lián)3ohm、51ohm、68ohm眼圖,RTmean和FTmean為上升和下降時間的平均值。

 

分析電阻在高速電路中的應(yīng)用

過沖較大

分析電阻在高速電路中的應(yīng)用

沒有過沖

分析電阻在高速電路中的應(yīng)用

電路參數(shù)

注意:若電阻較大會造成邊沿的陡峭程度過低,此時會造成高速數(shù)據(jù)由于建立時間與保持時間不足或裕量不夠而丟失數(shù)據(jù),從數(shù)據(jù)眼圖上看即可區(qū)別。
 

分析電阻在高速電路中的應(yīng)用

R串=0ohm眼圖


分析電阻在高速電路中的應(yīng)用
R串=33ohm眼圖


推薦閱讀:
 中德美芯片原廠與授權(quán)代理商領(lǐng)袖匯聚2018CEDA領(lǐng)袖峰會,共建創(chuàng)新生態(tài)!
分享電源設(shè)計經(jīng)驗:RC吸收電路
開關(guān)電源(SMPS)中如何測量噪聲?
如何使用帶有模擬接地層和功率接地層的開關(guān)穩(wěn)壓器?
如何“布局”電路上的貼片電容才會降低寄生電感?
要采購開關(guān)么,點這里了解一下價格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉